1. ホーム(Home) > 
  2. 製品情報 > 
  3. HSoC向けAllegro HEVC Decoder Hardware IP

Products

 

SoC向けAllegro HEVC Decoder Hardware IP

HEVC(High Efficiency Video Coding)は、MPEGとVCEGの共同チームであるJCT-VCによって開発された次世代のビデオ規格です。HEVC規格は、2013年1月に最終決定され、同画質のH.264/AVC符号化と比較して50%のビットレート節減を実現すると言われています。
Allegro DVT社が世界に先駆けてリリースしたHEVC Decoder IPは、HEVC Main/Main10 profileに完全準拠し、スケーラブルかつユニークなマルチコアアーキテクチャをベースに、スマートフォン、タブレット、STB等のコンシューマ向けアプリケーションに4K解像度のパフォーマンスをもたらすことが可能です。
貴社製品にAllegro DVT社のHEVC Decoder IPを実装することで、次に挙げるような競合他社との優位性を提供します。

  • 60Hzでの4K超解像度のデコード対応
  • 携帯機器で求められる省電力を実現するためのより低い動作周波数でのターゲット解像度のデコード能力
  • ユニークなマルチコアアーキテクチャにより、エンコーダ側のピクチャスライスやタイリングに制限がないため、アーチファクト*を回避し、可能な限りの最高画質を実現

AllegroのHEVC Decoder IPコアは、全てのSoC(System on Chip)デバイスに簡単に実装できるようデザインされており、超低動作周波数と高レベルの省電力を維持しながら並外れたパフォーマンスを求められる次世代SoCデバイス向けに最適です。

  • *アーチファクト:ブロックノイズ等の不可逆圧縮に伴う悪い副作用

ブロック図

ブロック図

特徴

対応規格

  • HEVC Main/Main10 profile Level5.1まで - Main tier (40Mbps) / High tier (160Mbps)
  • FDIS ドラフト(2013年1月)準拠

拡張機能

  • マルチチャンネル対応
  • 独自のマルチコアアーキテクチャにより、エンコーダ側のピクチャスライスやタイリングに制約なし

対応デコーティングツール

  • I/P/Bピクチャ
  • 全イントラ予測のサイズとモード
  • 全インター予測のサイズとモード
  • 8x8 から 64x64 までのCU(Coding Unit)サイズ
  • 4x4 から 64x64 までのPU(Prediction Unit)サイズ
  • 4x4 から 32x32 までのTU(Transform Unit)サイズ
  • エントロピー符号化モード:CABAC(Content Adaptive Binary Arithmetic Coding)
  • インループフィルタ:デブロッキングフィルタ、SAO(Sample Adaptive Offset)フィルタ
  • タイル及びWPP

エラー耐性

  • エラー耐性及びエラー隠蔽対応

インターフェイス

  • CPUプログラミング用のAMBA APBインターフェイス
  • 外部メモリ用のAMBA AXIインターフェイス

拡張機能

  • マルチチャンネル対応

アドバンテージ

  • 完全規格準拠のデコーダ
  • ユニークなマルチコアアーキテクチャ
  • 小IPサイズ
  • 超高解像度対応
  • 低メモリバンド幅
  • 低消費電力
  • ファースト&イージーSoC実装
  • ユーザー設定可能なコントロールソフトウェアによる柔軟性
  • Time to market: Available Now!

納品物

  • 仕様書、検証、納品ドキュメント
  • ビットアキュリット実行ソフトウェアリファレンスモデル(exe)
  • Cコントロールソフトウェアソースコード
  • VHDLソースコード
  • 検証/実装テストスイート

メーカー製品ページ

ダウンロード

Get Adobe Reader PDFファイルをご覧いただくには、Adobe Readerが必要です。 Adobe社のサイトからダウンロードしてください。

製品情報
アプリケーション/サービス
ミドルウェア
Codec規格適合性検証ツール
SoC向けVideo Codec HW IP
コンテンツ自動検査・品質評価ツール
ソフトウェアエンコーダ
組込みOS
開発環境
プラットフォーム
↑このページのトップ